وبحسب ما ورد بدأ Samsung Foundry في إرسال الأدوات التي تشير إلى بدء تصنيع شرائح 5 نانومتر باستخدام هذه العملية5nm منخفضة الطاقة في وقت مبكر(5LPE). يجب أن تتيح هذه العملية قبل كل شيء تقليل استهلاك الطاقة للرقاقة. تسمح عملية التصنيع الجديدة للمصممين بإعادة استخدام التقنيات التي تم تطويرها للنقش بدقة 7 نانومتر. ومن المتوقع أن يكون خط الإنتاج، قيد الإنشاء حاليًا، جاهزًا بحلول نهاية عام 2019، في الوقت المناسب لبدء الإنتاج الضخم في عام 2020.
تقوم شركة Samsung Foundry ببناء خط إنتاج لبناء شرائح SoC مستقبلية محفورة بدقة 5 نانومتر وقد اعتمدت الأدوات الأولى من Cadence وSynopsys لتصميم الرقائق باستخدام عملية 5LPE (5 نانومتر منخفضة الطاقة مبكرًا). تستخدم عملية النقش الطباعة الحجرية فوق البنفسجية والتي تسمى الأشعة فوق البنفسجية القصوى (EUV). تعني هذه الشهادة أن هذه الأدوات تتوافق مع مواصفات المؤسس، وأن مصممي السيليكون يمكنهم الآن تحقيق الأداء الأمثل للطاقة والحسابات، في مساحة سطح منخفضة تسمح بها تقنية 5LPE. هذه التكنولوجيا مثيرة للاهتمام بأكثر من طريقة: فهي تشكل خطوة جديدة نحو عمليات نقش أكثر كفاءة،بهدف الوصول إلى 3 نانومتر على المدى المتوسط.
سيكون Samsung Foundry جاهزًا قريبًا لتصنيع شرائح SoC للهواتف الذكية في أواخر عام 2020 بدقة 5 نانومتر
تنتهز Samsung Foundry الفرصة لتحسين تصميمها لترانزستورات FinFET، وهي تقنية اعتمدت عليها Samsung لعدة أجيال لتقليل حجمها دون التضحية بالأداء. تسمح اختيارات سامسونج بإعادة استخدام الملكية الفكريةتم تطويره لعملية 7LPP- والتي ينبغي تبسيط وتقليل تكاليف التصميم. إلا أن تصنيع هذه الرقائق يتطلب إنشاء خطوط إنتاج جديدة. وفقًا لـ Anandtech، فإن عملية النقش الضرورية أكثر تعقيدًا من عملية EUV المستخدمة لتصنيع شرائح 7LPP. يقال إن Samsung Foundry تقوم ببناء وحدة إنتاج جديدة في كوريا الجنوبية في Hwaseong - وهو مشروع تبلغ تكلفته حوالي 4.5 مليار يورو.
إقرأ أيضاً:ستقوم Samsung ببيع Exynos SoCs إلى ZTE ومنافسين آخرين
من المفترض أن يكتمل بناء خط الإنتاج الجديد هذا بحلول نهاية عام 2019، في الوقت المناسب لبدء الإنتاج الضخم في أوائل عام 2020. وبالتالي، يمكن أن تجد الهواتف الذكية الأولى المزودة بمعالجات 5 نانومتر التي تصنعها سامسونج نفسها في السوق في النصف الثاني، أو حتى في نهاية عام 2020. ويجب أن توفر الرقائق المصممة باستخدام هذه العملية كفاءة منطقية متزايدة بنسبة 25% مقارنة بالرقائق المحفورة باستخدام هذه العملية. 7LPP ويجب أن يعتمد على نوى ARM Cortex-A53 وARM Cortex-A57. يجب أن تسمح دقة النقش الجديدة أيضًا لمصممي الرقائق بتحسين استهلاك الطاقة بنسبة 20% أو تحسين الأداء بحوالي 10% من تصميماتهم، مقارنة بعملية التصنيع 7LPP.
مصدر :أناندتك